Anonim

Le HAPS-51 exploite le Xilinx Virtex-5 LX330, le plus grand FPGA du secteur, et sa mémoire intégrée pour une vérification ASIC plus rapide. Les systèmes HAPS précédents utilisaient des cartes filles pour accéder à la mémoire, tandis que le nouveau HAPS-51 utilisait de la mémoire située sur la carte et à côté du périphérique FPGA.

En conséquence, le système HAPS-51 constitue une solution de prototypage économique et performante qui réduit le temps de développement des conceptions SoC complexes. Les systèmes HAPS sont la pièce maîtresse de la puissante plate-forme de vérification ASIC / ASSP Confirma à vitesse accélérée de Synplicity.

L'architecture modulaire et extensible du système HAPS-51 offre plusieurs fonctionnalités avantageuses conçues pour attirer particulièrement les concepteurs de SoC et les développeurs de logiciels. Comme avec tous les systèmes HAPS, HAPS-51 utilise la norme HapsTrak: un ensemble de directives pour le brochage et les caractéristiques mécaniques permettant de garantir la compatibilité avec les générations précédentes et futures de cartes mères HAPS et de cartes filles.

n

Une connexion étroite entre le FPGA et le module de mémoire DDR2 intégré permet un accès flexible et rapide à la mémoire, faisant du HAPS-51 une plate-forme de vérification unique pour toutes les conceptions de SoC avec processeurs intégrés et contenus logiciels volumineux. Comme avec tous les systèmes HAPS-50, le HAPS-51 est équipé de générateurs d'horloge programmables, de fonctions sophistiquées de contrôle et d'auto-test, ainsi que de capacités de configuration et d'installation à distance. De plus, plusieurs cartes peuvent être empilées ou interconnectées pour prendre en charge pratiquement toutes les tailles de conception ASIC, ASSP ou SoC.

«Nous avons répondu directement aux demandes des clients pour une plate-forme HAPS qui connecte la mémoire directement au FPGA», a déclaré Lars-Eric Lundgren, directeur général du groupe Synplicity Hardware Platforms. «Les fonctionnalités uniques du système HAPS-51, combinées au logiciel de synthèse et de débogage FPGA de Synplicity, fournissent aux équipes de concepteurs une solution exceptionnelle pour la vérification de la fonctionnalité des conceptions les plus avancées et les plus difficiles.